Синтез комбинационной схемы цифрового устройства на интегральных микросхемах
- Добавлен: 26.04.2026
- Размер: 654 KB
- Закачек: 0
Описание
Состав проекта
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- AutoCAD или DWG TrueView
- Microsoft Word
Дополнительная информация
Схема электрическая принципиальная.dwg
КП302А ЖК3.365.220ТУ
КТ315Б ЖК3.365.200ТУ
Схема электрическая принципиальная
Инв. N подл.Взам. инв. N Инв. N дубл.и дата
Комбинационная схема
version 0.72nТестовая версияn22:44 22.10.2002
ДКР заочное 2015 ПЦУ на ИМС.docx
«Минский государственный высший радиотехнический колледж»
на домашнюю контрольную работу
по дисциплине «Проектирование цифровых устройств на интегральных микросхемах»
для учащихся ССО заочной формы обучения
специальности 2-40 02 02 «Электронные вычислительные средства»
Составил преподаватель:
Чвала Наталья Вениаминовна
Рассмотрено на заседании ПМК ЭВС
Рекомендовано к использованию на
Выполнить синтез дешифратора на четыре входа. Составить функциональную схему дешифратора.
Построить блок памяти заданной емкостью используя указанные микросхемы памяти (таблица 1).
Реализовать функцию четырех переменных F на мультиплексоре восемь к одному:
F (ABCD) = Σ(1346810111213).
Выполнить синтез шифратора для преобразования одноразрядного числа в десятичной системе счисления в число в двоичной системе счисления.
Выполнить синтез компаратора на «равенство» двух двухразрядных чисел. Составить функциональную схему компаратора.
F (ABCD) = Σ(0125711121415).
Выполнить синтез компаратора на «неравенство» двух двухразрядных чисел. Составить функциональную схему компаратора.
F (ABCD) = Σ(0234710111215).
Выполнить синтез преобразователя числа в прямом коде в число в обратном коде. Составить функциональную схему преобразователя.
F (ABCD) = Σ(1256910131415).
Описать принципы расширения ПЛМ по входам и выходам. Составить функциональную схему ПЛМ с расширением по входам
F (ABCD) = Σ(12345891213).
Выполнить синтез RS-триггера в базисах И-НЕ ИЛИ-НЕ. Составить функциональные схемы в базисах И-НЕ ИЛИ-НЕ.
F (ABCD) = Σ(01345789111213).
Описать работу реверсивного регистра сдвига. Составить функциональную схему регистра.
F (ABCD) = Σ(015679101115).
Построить схему суммирующего счетчика с Ксч=11. Изобразить временную диаграмму счетчика. Описать работу счетчика.
F (ABCD) = Σ(024791112131415).
Выполнить синтез одноразрядного комбинационного сумматора. Составить схему сумматора в базисе И-НЕ.
F (ABCD) = Σ(1457810131415).
Емкость блока памяти (Кбит)
Тип микросхемы памяти
Перечень.docx
Курсовое проектирование ПЦУ 2016.docx
Выполнить синтез комбинационной схемы: по логическим уравнениям F1 F2 F3 построить схему в базисе И-НЕ. Реализовать функцию F1 на мультиплексоре восемь к одному.
F1 (ABCD) = (245610111315);
F2 (ABCD) = (0459111315);
F3 (ABCD) = (029111315).
F1 (ABCD) = (026712131415);
F2 (ABCD) = (02412131415);
F3 (ABCD) = (45612131415).
F1 (ABCD) = (45678101115);
F2 (ABCD) = (14567810);
F3 (ABCD) = (014567).
F1 (ABCD) = (0123591013);
F2 (ABCD) = (15910121314);
F3 (ABCD) = (159121314).
F1 (ABCD) = (01379121315);
F2 (ABCD) = (013451011);
F3 (ABCD) = (12481214).
F1 (ABCD) = (12345101115);
F2 (ABCD) = (0234510);
F3 (ABCD) = (23451112).
F1 (ABCD) = (12567101115);
F2 (ABCD) = (3789101215);
F3 (ABCD) = (01248910).
F1 (ABCD) = (0156891314);
F2 (ABCD) = (1346810111213);
F3 (ABCD) = (23459121315).
F1 (ABCD) = (2457910111315);
F2 (ABCD) = (1457810131415);
F3 (ABCD) = (024791112131415).
F1 (ABCD) = (012341012131415);
F2 (ABCD) = (03569121315);
F3 (ABCD) = (13457911121314).
F1 (ABCD) = (235710121315);
F2 (ABCD) = (03610111213);
F3 (ABCD) = (017121314).
F1 (ABCD) = (02561131215);
F2 (ABCD) = (01511131415);
F3 (ABCD) = (23611121415).
Председатель ЦК ЭВС Н.В. Чвала
Протокол № 9 от 24.03.2016
Схема электрическая функциональная.dwg
КП302А ЖК3.365.220ТУ
КТ315Б ЖК3.365.200ТУ
Схема электрическая принципиальная
Инв. N подл.Взам. инв. N Инв. N дубл.и дата
Комбинационная схема
Схема электрическая функциональная
version 0.72nТестовая версияn22:44 22.10.2002
Мультиплексор.dwg
Размеры для справокn2. Печатную плату изготовить n комбинированным позитивным методомn3. Печатная плата должна соответствовать n ГОСТ23751-79 группа жесткасти 2.n4. Класс точности 3 по ГОСТ 23751-86.n5. Шаг координатной сетки 25 мм.n6. Конфигурацию проводников выдерживать по n чертежу с отклонением ±01 мм.n7. Форма контактных площадок произвольная.n8. Параметры элементов рисунка приведены в n таблицах 12.n9. Покрытие печатных проводников контактных n площадок и металлизированных отверстий n сплавом Розе ТУ6-09-4065-75.n10. Маркироват шрифт 40-ПРЗ СТБ 992-95:n а) обозначения "ЛР61.192004.501"ЛР61.192004.701";n б) порядковый номер изменения чертежа.n11. Маркировать краской МКЭЧ черной поn 4ГО.054.205 С2 шрифт 20-ПРЗ СТБ 992-95:n а) знаки вспомогательной маркировки;n б) номера отверстий "к1" "к2";n в) позиционные обозначения элементов;n г) дату изготовления.n12. Места обведенные штрихпунктирной линиейn проводниками не занимать.n13. Неуказанные предельные отклонения разме-n ров ±IT142.n14. Базовую контактную площадку выполнитьn в виде прямоугольникаn
Условное nобозначение nотверстия
Диаметр nотверстия nмм
Диаметр nконтактной nплощадки
Наличие nметаллизации в nотв.
Количество nотверстий
Параметры элементовnрисунка печатной платы
Минимальные значения nосновных параметров
Ширина печатных nпроводников
Расстояние между краямиnсоседних элементовnпроводящего рисунка
для свободного места
Реализация функции F1 nна мультиплексоре
Схема электрическая принципиальная
Выполнить синтез комбинационной схемы (образец).doc
интегральная микроэлектроника. Огромные успехи достигнутые интегральной
полупроводниковой микроэлектронной технологией позволили создать приборы
по всем параметрам превосходящие изделия сходного назначения собранные на
отдельных компонентах. Переход к интегральным микросхемам существенно
изменил способы построения электронной аппаратуры поскольку изделия
микросхемотехники представляют собой законченные функциональные узлы будь
то логические элементы для выполнения простейших операций или процессоры
вычислительных машин состоящие из многих тысяч элементов.
Современный этап развития микроэлектронной техники характеризуется
широким применением изделий средней и большой степени интеграции.
Преимущество цифровых систем на интегральных схемах СИС сравнительно с
устройствами реализованными на приборах МИС не только в меньшем числе
корпусов. С помощью СИС достигается более высокое быстродействие поскольку
задержка импульсов в объеме кристалла меньше задержек во внешних
.соединениях. Кроме того элементы образующие СИС для уменьшения времени
переключения используются где это допустимо в ненасыщенном режиме.
Функциональные устройства СИС расходуют меньше энергии поскольку мощность
потребляемая внутренним элементом для переключения конкретной нагрузки
наперед известна тогда как изделия МИС рассчитываются на максимальную
возможную нагрузку которая в большинстве случаев используется не
полностью. Помехоустойчивость СИС также выше если учесть что соединения
внутри кристалла менее подвержены действию наводок чем соединения между
отдельными интегральными схемами и платами. Изделия МИС используют по
преимуществу как связующие звенья между устройствами СИС и БИС а также во
вспомогательных устройствах (генераторах формирователях и т. п.).
Целью данной работы является выполнение синтеза комбинационной схемы
по логическим уравнениям F1 F2 F3 а также реализация данной схемы на
- произвести логический расчет и минимизацию функций F1 F2
- построение схемы электрической функциональной и схемы электрической
- произвести компьютерное моделирование работы схемы электрической
принципиальной в программе Electronics Workbench.
I. Проектировочный раздел
Назначение проектируемого блока
Рассмотрим решение задачи конструирования логического
(комбинационного) блока реализующего функции F1 F2 F3.
Логическими или комбинационными называют функциональные узлы
которые построены только на логических элементах и не содержат элементов
памяти (триггеров). Состояние логического функционального узла однозначно
определяется комбинацией входных сигналов и не зависит от предыдущего
состояния. К логическим относятся такие цифровые узлы как шифраторы
дешифраторы сумматоры устройства сравнения (компараторы)
мультиплексоры преобразователи кодов и др.
Каждая из булевых функций F1 F2 F3 задана в виде перечня «единиц» в
позициях карты Карно для четырех переменных:
Необходимо разработать блок имеющий четыре входа (А В С D) что
соответствует переменным хi и три выхода (Y1Y2Y3) что соответствует
значением функций F1 F2 F3.
Для реализации функции F1 на мультплексоре необходимо провести
соответствующий расчет и выбрать микросхему выполняющую функцию
мультиплексирования предназначенную для подключения трех адресных линий.
Блок в силу заданных условий должен состоять из трех узлов имеющих
четыре общих входа – А В С и D для приема аргументов функций.
Каждый из узлов реализует одну из заданных функций Fi и имеет выход
Yi для передачи значения функции.
Рисунок 1 - Структурная схема проектируемого блока
Целью данного расчета является нахождение МДНФ с последующим
переводом ее в базис И-НЕ.
Если описать заданные функции в виде булевых выражений (булевых
функций) то например первая функция будет содержать 8 дизъюнктивных
Прежде чем приняться за реализацию данных функций на логических
элементах необходимо выполнить минимизацию булевых функций.
Минимизацию булевых функций будем выполнять в следующей
Составить и заполнить таблицу истинности для данных функций.
Используя методику карт Карно составим упрощенные булевы
выражения для функций F1 F2 F3.
Составим МДНФ и проведем их анализ.
По результатам анализа выясним возможны ли дальнейшее
преобразования функций.
Для перевода полученных МДНФ в требуемый базис воспользуемся правилом
де Моргана. Перевод в фиксируемый базис необходим для унификации процесса
проектирования что позволяет использовать микросхемы определенной серии с
фиксированными электрическими и эксплуатационными параметрами что в свою
очередь заметно упрощает процесс проектирования и создания схемы
электрической принципиальной.
В результате логического расчета получим готовые к схемной реализации
функции эквивалентные исходным функциям F1 F2 и F3.
Изображаем и заполняем таблицу истинности для функций F1 F2 и F3.
Таблица 1 – Таблица истинности функций F1 F2 и F3
По результатам составления таблицы построим карты Карно размерности
четыре на четыре при помощи которых будем проводить минимизацию данных
функций. Каждая карта имеет 16 клеток в которые в зависимости от значения
функции на данном наборе проставляется либо 1 либо 0(приемлем вариант
оставления пустой клетки).
Заполним карты Карно для функций F1 и запишем упрощенное булево
Рисунок 2 – Карта Карно для функции F1
F1мднф = ACD + BCD + ABC + ABD + ABC + ABD + BCD
Заполним карту Карно для функций F2 и запишем упрощенное булево
Рисунок 3 - Карта Карно для функции F2
F2мднф = AC + BCD + ABC
Заполним карту Карно для функции F3 и запишем упрощенное булево
Рисунок 4 - Карта Карно для функции F3
F3мднф = BCD + ACD + ABD + ABCD + ABCD
Проводим анализ на наличие одинаковых слагаемых в составе выражений
всех МДНФ что необходимо учитывать при построении схемы электрической
функциональной а именно чтобы избежать дублирования логических элементов
выполняющих идентичные операции с идентичными переменными.
Для реализации функций на логических элементах «И-НЕ» необходимо
привести функции F1 F2 F3 к базису «И-НЕ»:
F1 = ABC * ACD * ABC * ABD * BCD
F2 = ABC * AC * BCD * ABC
F3 = ABCD * BCD * ACD * ABD * ABCD
3 Построение схемы электрической функциональной
Любая сколь угодно сложная логическая функция может быть реализована
на наборе логических элементов И ИЛИ НЕ. В этом смысле такой набор
элементов называют функционально полным. Однако как правило в составе
серий цифровых микросхем имеются элементы И— НЕ либо ИЛИ — НЕ а также
более сложные логические элементы И — ИЛИ — НЕ. На рисунке 5 показано что
на любом из этих элементов реализуется функционально полная система
логических функций и следовательно любой из указанных элементов обладает
свойством функциональной полноты. А это в свою очередь означает что
любой логический узел можно построить на микросхемах одной выбранной серии.
В составе серий обычно находятся логические микросхемы содержащие элементы
с разным числом входов с различной нагрузочной способностью допускающие
увеличение числа входов имеющие возможность объединения по выходу с
другими элементами и т. д.
Рисунок 5 - Реализация функций И ИЛИ НЕ:
a - на логическом элементе И - НЕ;
б - на логическом элементе ИЛИ - НЕ
Такое разнообразие логических элементов в составе серии позволяет
выбрать из них наиболее подходящие для конкретного цифрового устройства и
тем самым обеспечить наилучшие электрические и конструктивно-
технологические показатели.
Логическая микросхема как функциональный узел может состоять из
нескольких логических элементов каждый из которых выполняет одну - две или
более из перечисленных логических операций и является функционально
автономным т. е. может использоваться независимо от других логических
элементов микросхемы. Конструктивно логические элементы объединены единой
подложкой и корпусом и как правило имеют общие выводы для подключения
В таблице 1 приведены условные обозначения и таблицы истинности
некоторых логических элементов. Таблицы истинности показывают каким будет
сигнал на выходе (0 или 1) при той или иной комбинации сигналов на входе.
Таблица 2 - Логические операции обозначение элементов и таблицы истинности
На основе логических элементов можно реализовать любой из
комбинационных узлов. Однако следует иметь в виду что некоторые из таких
узлов сейчас реализованы в виде микросхем.
Проведя анализ полученных МДНФ можно утверждать что для построения
схемы электрической функциональной будут использованы логические элементы
И-НЕ 3И-НЕ и 4И-НЕ. Схему можно реализовать с использованием шины где
входные переменные ABCD поступают по цепям с одной стороны шины а с
другой стороны выходят цепи идущие непосредственно к логическим элементам
4 Реализация функции F1 на мультиплексоре
Назначение мультиплексоров (от англ. multiрlех — многократный) —
коммутировать в желаемом порядке информацию поступающую с нескольких
входных шин на одну выходную. С помощью мультиплексора осуществляется
временное разделение информации поступающей по разные каналам.
Мультиплексоры обладают двумя группами входов и одним реже двумя
взаимодополняющими выходами. Одни входы информационные а другие служат для
управления. К ним относятся адресные и разрешающие (стробирующие) входы.
Если мультиплексор имеет n адресных входов то число информационных входов
будет 2n. Набор сигналов на адресных входах определяет конкретный
информационный вход который будет соединен с выходным выводом. Так для
передачи на выход данных от канала номер 9 следует на входе установить
двоичный код адреса -1001.
Мультиплексоры способны выбирать селектировать заданный определенный
канал. Поэтому их иногда называют селекторами. Используется и двойное
название: селекторы-мультиплексоры.
Разрешающий (стробирующий) вход управляет одновременно всеми
информационными входами независимо от состояния адресных входов.
Запрещающий сигнал на этом входе блокирует действие всего устройства.
Наличие разрешающего входа расширяет функциональные возможности
мультиплексора позволяя синхронизировать его работу с работой других
узлов. Разрешающий вход употребляется также для наращивания разрядности
Рассмотрим мультиплексор - селектор данных типа «1 из 8» условное
обозначение которого показано на рисунке 6. С левой стороны селектора
имеется восемь информационных входов пронумерованных цифрами от 0 до 7 и
три селекторных входа в нижней части селектора данных обозначенных А В и
С. Выход селектора - W.
Рисунок 6 - Условное обозначение мультиплексора (селектора) данных «1 из
Основное назначение мультиплексора (селектора данных) - пересылка
данных с определенного входа (от 0 до 7) на выход (W). Выбор того входа с
которого пересылаются данные определяется двоичным кодом поступающим на
Для реализации комбинационной схемы заданной функцией F1 на
мультиплексоре воспользуемся методом расширения алфавита настройки для
чего необходимо использовать адресные входы в качестве входов данных и для
данного случая вынести одну переменную(D) для подачи на информационные
входы в качестве литерала.
Реализуем функцию F1 на мультиплексоре.
Составим таблицу истинности для функции F1.
Таблица 3 – Реализация функции F1 на мультиплексоре
Согласно таблице строим функциональную схему:
Рисунок 7 – Реализация функции F1 на мультиплексоре
Для реализации функции F1 на мультиплексоре используем микросхему
151 представляющую собой селектор-мультиплексор на 8 каналов со
Рисунок 8 – Микросхема 74151
Схема электрическая принципиальная построения функции F1 на микросхеме
151приведена изображена на соответствующем чертеже.
II. Конструкторско-программный раздел
1 Выбор элементной базы для схемы электрической принципиальной
В качестве элементной базы были выбраны микросхемы серии 7400.
Данная серия интегральных микросхем на ТТЛ-логике известна как первое
широко распространённое семейство интегральных микросхем с ТТЛ-логикой.
Серия 7400 содержит сотни устройств обеспечивающих функции от базовых
логических операций триггеров счётчиков до шино-передатчиков
специального назначения иарифметико-логических устройств. Сегодня
поверхностно-монтируемые КМОП версии 7400 серии используются
впотребительской электроникеи в качестве согласовывающей логики в
компьютерах и промышленной электронике. Быстрейшие элементы выполняются
только для поверхностного монтажа. Устройства вDIP-корпусах много лет
широко использовались в промышленности теперь их применяют длябыстрого
прототипирования и обучения оставаясь доступными для многих устройств.
Используемые интегральные микросхемы серии 7400 показаны в перечне
Выбор требуемых микросхем осуществляется по схеме электрической
функциональной. Исходя из данной схемы определяется необходимое количество
различных элементов базиса «И-НЕ» в свою очередь элементы с большим
количеством входов могут быть задействованы в качестве элементов с меньшим
количеством входов если это приводит к минимизации схемы электрической
принципиальной а также уменьшает количество типоразмеров используемых
Для элементов базиса «И-НЕ» возможны следующие способы фиксации
неиспользуемых входов:
- подача значения логической единицы на неиспользуемый вход;
- подача значения какого-либо используемого сигнала параллельно на
неиспользуемый вход.
Выбор любого из способов определяется на этапе разработки схемы
электрической принципиальной и зависит от ряда конструкторско-
технологических факторов.
Согласно анализу схемы электрической функциональной в схеме
электрической принципиальной необходимо будет использовать X микросхемы
00 и Y микросхем 7410. Также необходим источник питания +5В и буферный
формирователь. Параметры микросхем приведены ниже.
Микросхема 7410 (аналог - ..)реализует 3 логических элемента 3И-НЕ
и имеет следующие характеристики:
Таблица 4 – Характеристики микросхемы 7410
Номинальное напряжение питания 5В
Входное напряжение низкого уровня До 08 В
Входное напряжение высокого уровняОт 20 В
Выходной ток низкого уровня До 20 мА
Выходной ток высокого уровня До -2 мА
Расположение логических элементов в микросхеме 7410:
Рисунок 9 – Микросхема 7410
Микросхема 7410 (аналог ..) реализуют 4 логических элемента 2И-НЕ и
имеет следующие характеристики:
Таблица 5 – Характеристики микросхемы 7400
Номинальное напряжение питания 5 В
Выходной ток низкого уровня До 44 мА
Выходной ток высокого уровня До 16 мА
Расположение логических элементов в микросхеме 7400:
Рисунок 10 – Микросхема 7400
При проектировании устройства также используется микросхема
усиливающего буфера. Его использование необходимо в связи с подключением к
одной шине-источнику двух и более потребителей иначе падение напряжений
на входах микросхем может привести к неправильному считыванию информации
и соответственно неправильной работе всего устройства. Используем
четырнадцати контактную микросхему содержащую 6 буферов в корпусе DM7407.
Основные свойства представлены в таблице:
Таблица 6 – Характеристики микросхемы 7407
Входное напряжение высокого уровня От 2 В
Выходное напряжение высокого уровня До 30 В
Выходной ток низкого уровня До 40 мА
Расположение логических элементов в микросхеме 7407
Рисунок 11 - Микросхема 7407
Составление схемы электрической принципиальной на базе микросхем
серии 7400 осуществляется в соответствии с правилами и нормами составления
электрических схем сама же схема представлена на чертеже.
2 Компьютерное моделирование.
Компьютерное моделирование представляет собой симуляцию работы
составленной электрической принципиальной схемы в программе Electronics
Workbench (EWB) либо в других программах позволяющих создание виртуальных
EWB позволяет достаточно легко и быстро собирать схемы разной степени
сложности. Наглядность представления способствует лучшему усвоению
материала а кроме того позволяет получить первичные навыки работы с
инженерным программным пакетом. На примере EWB Вы по существу
знакомитесь с компьютерными методами проектирования и анализа схем все
шире используемыми в современной инженерной практике.
2.1 Используемые компоненты Electronics Workbench
Для операций с компонентами на общем поле Electronics Workbench
выделены две области: панель компонентов и поле компонентов (рисунок 12).
Рисунок 12 – Панель компонентов Electronics Workbench
Панель компонентов состоит из пиктограмм полей компонентов поле
компонентов - из условных изображений компонентов.
Щелчком мышью на одной из одиннадцати пиктограмм полей компонентов
расположенных на панели можно открыть соответствующее поле. Расположение
элементов в полях ориентировано на частоту использования компонента.
В библиотеки элементов программы Electronics Workbench входят
аналоговые цифровые и цифро-аналоговые компоненты. Нами будут использованы
логические компоненты.
Все компоненты можно условно разбить на следующие группы:
– базовые компоненты;
– линейные компоненты;
– нелинейные компоненты;
– логические компоненты;
– узлы комбинационного типа;
– узлы последовательного типа;
– гибридные компоненты.
Для создания схемы электрической принципиальной необходимы следующие
Рисунок 13 – Источники Electronics Workbench
Все источники в Electronics Workbench идеальные. Внутреннее
сопротивление идеального источника напряжения равно нулю поэтому его
выходное напряжение не зависит от нагрузки. Идеальный источник тока имеет
бесконечно большое внутреннее сопротивление поэтому его ток не зависит от
сопротивления нагрузки.
Компонент "заземление" имеет нулевое напряжение и таким образом
обеспечивает исходную точку для отсчета потенциалов.
Источники напряжения +5В
Используя этот источники напряжения можно устанавливать фиксированный
потенциал узла +5 В или уровень логической единицы.
Источник сигнала «логическая единица»
При помощи этого источника устанавливают уровень логической единицы в
Узел применяется для соединения проводников и создания контрольных
точек. К каждому узлу может подсоединяться не более четырех проводников.
После того как схема собрана можно вставить дополнительные узлы для
подключения приборов.
Библиотека DIGITAL ICs
Рисунок 14 – Библиотека DIGITAL ICs
В состав библиотеки DIGITAL ICs входят микросхемы 74 серии ТТЛ
(аналоги отечественных серий: LS - 555 F-1531 ALS-1533 AC-1554 HC-
Word Generator - генератор логических сигналов позволяет выводить на
выходов различные комбинации логических сигналов.
Logic Analyzer - логический анализатор позволяет наблюдать временные
диаграммы до 16-ти логических сигналов.
Чтобы собрать электрическую схему нужно:
Поместить необходимый компонент на рабочее поле.
Для этого нужно: щелчком мыши выбрать соответствующую библиотеку
элементов подвести курсор мыши на нужную кнопку в библиотеке элементов и
нажав левую кнопку мыши и не отпуская ее перетащить элемент на рабочее
поле. Рядом с элементом будут отображены его параметры по умолчанию
которые в процессе работы могут быть изменены пользователем.
Соединить элементы друг с другом.
Для этого нужно подвести курсор мыши к выводу элемента до появления
маленького черного кружочка. Нажав левую кнопку мыши подвести курсор к
другому выводу до появления черного кружочка. После этого кнопку мыши можно
Для соединения нескольких проводников провод от вывода элемента
подводится к другому проводу до появления кружочка и отпускается кнопка
мыши или ставится точка из библиотеки элементов BASIC.
При использовании в схеме микросхем подключение источника питания и
Собранная схема электрическая принципиальная изображена на рисунке 15.
Рисунок 15 – Схема электрическая принципиальная.
Генератор слов используемый при симуляции изображен на рисунке 16.
Рисунок 16 – Генератор слов
Процесс компьютерного моделирования непосредственно представлен на
рисунке 17 где изображен логический анализатор отображающий режим работы
составленной схемы. Здесь разными цветами выделены графики разных функций:
F1 F2 F3 – синий зеленый и красный соответственно.
Рисунок 17 – Логический анализатор
Таблица работы схемы для сравнения теоретических и полученных путем
моделирования значений приведена ниже.
Таблица 7 – Значения функций
Исходя из сравнения графиков логического анализатора и значений
таблицы истинности функций F1 F2 F3 можно сделать вывод что схема
электрическая принципиальная собрана верно и работает в нужном режиме
который соответствует теоретическим расчетам.
Список использованных источников
Приложение А (Перечень элементов)
Входы (аргументы функций)
Блок реализующий функцию F1
Блок реализующий функцию F2
Блок реализующий функцию F3
Рекомендуемые чертежи
- 24.01.2023
- 24.01.2023